1. Kondisi [kembali]
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=clock, B1=1, B2=don’t care.
2. Gambar Rangkaian[kembali]
3.Video Simulasi[kembali]
4.Prinsip Kerja[kembali]
Pada percobaan ini digunakan IC J-K flip flop yang dimodifikasi menjadi T flip flop, dengan menggabungkan kedua inputannya (J dan K) menjadi satu.
Terlihat pada rangkaian, B1 (berinput 1) terhubung dengan kaki S, kaki R dengan B0 (clock). Kaki J dan K disatukan dan mendapat input dari VCC yaitu 1, sementara B2 diminta dalam kondisi don't care (boleh terhubung maupun tidak)
Clock mempunyai 2 kondisi, yaitu risetime (0 ke 1) dan falltime (1 ke 0). Kaki S dan R mempunyai prinsip kerja aktif low, dimana akan aktif bila arus berlogika 0. Kaki R aktif saat clock pada kondisi falltime, sehingga memasuki kondisi Reset, dan mengakibatkan output dengan nilai Q=0 dan Q'=1
5.Link Download [kembali]
- Download rangkaian simulasi Klik Disini
- Download video simulasi Klik Disini
- Download HTML Klik Disini
- Download datasheet JK flip flop Klik Disini
- Download datasheet SW SPDT Klik Disini
- Download datasheet LED Klik Disini
0 Komentar