Tugas Pendahuluan 1




1. Kondisi
[Kembali]

    Percobaan 1 kondisi 12
    Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock.

2. Gambar Rangkaian Simulasi [Kembali]
    





3. Video Simulasi [Kembali]
    


4. Prinsip Kerja [Kembali]

Gambar rangkaian di atas menggunakan rangkaian J-K flip flop dan D flip flop. J-K flip-flop merupakan pengembangan dari R-S Flip Flop. 

Pada rangkaian J-K flip flop di sebelah kanan, kaki R terhubung ke B0 yang bernilai 0, kaki S dihubungkan ke B1 yang bernilai 1, kaki J dengan B2 yang tidak peduli inputannya, clk dihubungkan dengan B3 (don't care) yang juga dapat diganti dengan dengan clock, dan kaki K terhadap B4 yang inputnya 0. Hal pertama yang perlu diperhatikan adalah posisi clock. Dikarenakan dalam posisi aktif low, maka ia hanya akan aktif pada inputan bernilai 0. Input yang bernilai 0 adalah input dari kaki R, dan membuat R menjadi aktif. R-S Flip-Flop akan aktif karena R-S Flip-Flop bekerja pada aktif low dan mengakibatkan J dan K tidak aktif, maka apapun input J dan K tidak akan mempengaruhi output rangkaian, sesuai pada tabel kebenaran, disaat kaki reset aktif, maka akan menghasilkan output pada kaki Q berlogika 0 dan pada kaki Q’ berlogika 1.

Pada sebelah kiri yang menggunakan rangkaian D flip flop, terdapat kaki D yang dihubungkan dengan B5 (don't care), dan clock yang dihubungkan dengan B6. Output yang dihasilkan ialah output reset, dikarenakan kaki R yang terhubung dengan B0 = 0 dan kaki S terhubung dengan B1 = 1. Seperti yang sudah diketahui bahwa rangkaian hanya aktif jika dalam kondisi low (berinput 0) dan menyebabkan input pada D tidak akan memengaruhi output, dan menghasilkan output reset (Q=0, Q’=1)


5. Link Download [Kembali]
    













Posting Komentar

0 Komentar